Ingénieur FPGA / Traitement du signal (H/F)
Offre publiée le 18/02/2025
💼 Offre d'emploi
- Type de contrat
- Contrat à durée indéterminée
- Durée de travail
- Expérience
- Expérience exigée
- Salaire
- Permis demandé
- Aucune information
📍 Entreprise
- Employeur
- Non renseigné
Lieu de travail
34 - MONTOULIERS (Code postal 34310) Voir sur une carte
Description de l'offre
Dans le cadre de sa croissance, Wheere recrute un(e) développeur(se) FPGA et
traitement du signal, afin de concevoir les nouvelles fonctionnalités du produit.
Rattaché(e) au responsable R&D, vous serez responsable de la conception système et
l'implémentation de nouvelles fonctionnalités sur les produits Wheere. L'une des
nouvelles fonctionnalités est la datation et la génération d'un signal PPS synchronisé.
Vous concevrez la solution avec les contraintes de précision temporelles prise en
comptes puis vous implémenterez les nouveaux outils nécessaires à cette tache :
commandes, horloge, timers, oscillateurs, input outputs sur FPGA et microcontrôleur
Vous travaillerez en étroite collaboration avec des ingénieurs HW et traitement du
signal expérimentés.
Vos missions seront (évolutives) :
* Conception générale de la fonctionnalité
* Spécification des modifications hardware
* Modification du code FPGA en Verilog
* Modification du firmware en C du micro-controlleur STM32
* Communication avec les composants extérieurs en SPI, I2C et UART
* Génération de signaux synchronisés
* Tests unitaires de la fonctionnalité et global du système
* Mesure des performances et de la précision
* Participer à l'intégration sur carte/produit
* Établir la documentation technique associée
* Gestion des versions (GIT)
Profil recherché :
De formation Bac+5 ou doctorat en électronique, vous êtes polyvalent avec une bonne
maitrise du traitement du signal. Vous disposez de 2 ans d'expérience minimum
comme développeur et au moins une expérience de programmation sur FPGA. Vous
savez résoudre les problèmes techniques de manière méthodique.
Vous souhaitez intégrer une équipe dynamique et participer à l'aventure stimulante de la croissance d'une start-up.
Vous maîtrisez :
* La programmation en Verilog/VHDL
* Le traitement du signal (FFT, boucle de rétroaction, étude de stabilité, étude
fréquentielle)
* La mesure du temps (variance d'Allan, bruit de phase, gigue, synchronisation
d'horloge.)
* Les protocoles de communication usuels (I2C, UART, SPI)
* Programmation sur microcontrôleur
* Les contraintes des systèmes embarqués
* L'architecture numérique et le flux d'information
* Un socle en mathématiques appliquées est apprécié (calcul matriciel, descente
de gradient, nombres complexes, transformée en z, transformée de Fourier.)
* Une première expérience en mesure du temps est appréciée
Déroulement des entretiens :
* E1 avec Gaëtan, Talent Recruiter
* E2 avec Stéphane, Head of Firmware
* E3 en physique dans nos locaux pour :
* Une rencontre avec Antoine, notre CTO,
* Une rencontre avec Camille, notre Chief of Staff,
* Un test technique,
* Un culture fit avec un membre de l'équipe,
* Une rencontre finale avec Pierre-Arnaud Coquelin notre CEO.
Type d'emploi : Temps plein, CDI
Statut : Cadre
Rémunération : à partir de 42 000,00€ par an
Avantages :
* RTT
Horaires :
* Du lundi au vendredi
* Flextime
* Travail en journée
Rémunération supplémentaire :
* Primes
Lieu du poste : En présentiel
Identifiant de cette offre d'emploi sur France Travail : 2401962
Libellé ROME de l'offre d'emploi : Diagnostiqueur / Diagnostiqueuse immobilier (Code ROME : F1103)
Autre appellation de l'offre : Ingénieur(e) contrôle technique de construction (CTC)
Offre d'emploi et contenus récupérés en partenariat avec France Travail. Cojob n'est pas responsable des informations fournies.